FPGA高速通信:Aurora64B/66B IP使用指南

Aurora 64B/66B IP核配置及使用详解

Aurora 64B/66B 是 Xilinx(现 AMD)提供的一种高速串行通信协议 IP 核,专为 FPGA 设计,支持点对点数据传输,适用于数据中心、高性能计算等场景。本指南将帮助初学者轻松调用该 IP 核,实现编码、译码和传输回环功能。内容包括 IP 核配置、端口介绍、使用方法、example design 调用、关键模块(如 framegen 和 framecheck)的作用,以及完整实现步骤。指南基于 Vivado 设计工具,确保真实可靠。

1. Aurora 64B/66B IP核简介

Aurora 64B/66B 是一种轻量级协议,使用 64B/66B 编码方案,提供高带宽和低延迟通信。在 FPGA 中,IP 核负责处理物理层和数据链路层功能,包括数据编码、解码、错误检测和流控制。初学者可通过调用 IP 核的 example design 快速上手。

2. IP核配置

在 Vivado 中配置 Aurora 64B/66B IP 核时,需通过 IP Integrator 或 IP Catalog。以下是关键配置步骤和参数:

  • 打开 IP 核向导:在 Vivado 中,创建新工程后,从 IP Catalog 搜索 "Aurora 64B/66B",双击打开配置向导。
  • 核心参数
    • 数据宽度:选择用户数据宽度(如 32 位或 64 位),默认 64 位以匹配协议。
    • 参考时钟:设置参考时钟频率(如 156.25 MHz),需与实际硬件匹配。
    • 通道数:单通道或多通道配置,初学者建议单通道。
    • 回环模式:选择 "Near-end PMA loopback" 或 "Far-end PMA loopback" 用于测试(后文详述)。
    • 其他选项:启用流控制、CRC 校验等,初学者可保持默认。
  • 生成 IP 核:配置完成后,点击 "Generate",Vivado 会生成 HDL 文件(Verilog 或 VHDL)。

配置完成后,IP 核将提供以下文件:

  • 实例化模块(如 aurora_64b66b_0)。
  • 约束文件(XDC)用于引脚分配。
  • Example design 目录。
3. 端口介绍

Aurora IP 核的端口分为用户接口和 GT(Gigabit Transceiver)接口。以下是关键端口及其功能:

  • 用户接口端口(用于数据收发):
    • s_axi_tx_tdata:发送数据总线(宽度由配置决定)。
    • s_axi_tx_tvalid:发送数据有效信号。
    • s_axi_tx_tready:发送准备好信号(流控制)。
    • m_axi_rx_tdata:接收数据总线。
    • m_axi_rx_tvalid:接收数据有效信号。
    • m_axi_rx_tlast:接收帧结束信号。
  • GT 接口端口(连接物理收发器):
    • gt_refclk:参考时钟输入。
    • gt_txdata:发送数据到 GT。
    • gt_rxdata:接收数据从 GT。
    • gt_txreset / gt_rxreset:收发器复位。
  • 状态和控制端口
    • init_clk:初始化时钟。
    • reset:全局复位。
    • channel_up:通道建立状态信号(高电平表示连接成功)。
    • hard_err / soft_err:错误指示信号。
  • 回环控制端口(可选):
    • loopback:用于设置回环模式(例如,3'b000 为正常模式,3'b001 为近端回环)。

在代码中实例化 IP 核时,需连接这些端口到顶层模块。

4. 调用example design

Vivado 生成的 example design 提供了完整的测试环境,包括发送、接收和验证模块,帮助初学者快速验证 IP 核功能。调用步骤如下:

  • 生成 example design
    1. 在 IP 核配置向导中,勾选 "Generate Example Design" 选项。
    2. 生成后,在工程目录中找到 example_design 文件夹,包含顶层文件(如 aurora_64b66b_exdes.v)。
    3. 打开该文件,Vivado 会自动添加所有必要模块。
  • 运行 example design
    • 编译工程后,通过仿真(如使用 Vivado Simulator)或下载到 FPGA 开发板运行。
    • Example design 默认实现了一个传输回环测试,其中发送数据被回环到接收端。

example design 的结构包括:

  • 顶层模块:连接 IP 核和测试逻辑。
  • 测试生成器(framegen):生成测试帧。
  • 测试检查器(framecheck):检查接收帧。
  • 时钟和复位控制。
5. 例化关键模块:framegen 和 framecheck 的作用

在 example design 中,framegen(帧生成器)和 framecheck(帧检查器)是两个关键模块,用于验证 IP 核的数据传输功能。以下是它们的作用和例化方法:

  • framegen(帧生成器)
    • 作用:生成测试数据帧,模拟用户发送数据。它会创建伪随机数据或固定模式数据,并添加帧头/帧尾,用于测试编码和发送路径。
    • 在回环测试中,framegen 生成的数据通过 IP 核发送,并回环到接收端。
  • framecheck(帧检查器)
    • 作用:接收数据帧并验证其正确性。它会比较接收数据与期望值,检测错误(如 CRC 错误或数据失配),并输出统计信息。
    • 在 example design 中,framecheck 确保回环数据完整,帮助调试传输问题。

例化方法:实例化 framecheck 模块,连接到 IP 核的接收端口。

framecheck framecheck_i ( .RESET(reset), // 复位信号 .USER_CLK(user_clk), // 用户时钟 .RX_D(rx_data), // 接收数据输入 .RX_SRC_RDY_N(rx_src_rdy_n), // 数据就绪信号 .ERR_COUNT(err_count) // 错误计数器 ); 

例化方法:在顶层模块中,实例化 framegen 模块,连接到 IP 核的发送端口。

framegen framegen_i ( .RESET(reset), // 复位信号 .USER_CLK(user_clk), // 用户时钟 .TX_D(tx_data), // 发送数据输出 .TX_SRC_RDY_N(tx_src_rdy_n) // 数据就绪信号 ); 

初学者可通过修改这些模块的参数(如数据模式)来自定义测试。

6. 实现aurora的编码译码传输回环

传输回环是将发送数据直接回环到接收端,用于测试 IP 核的编码、译码和链路完整性。以下是完整实现步骤,以初学者友好方式呈现:

  • 步骤 1: 配置 IP 核为回环模式
    • 在 IP 核配置向导中,设置 "Loopback Mode" 为 "Near-end PMA loopback"(近端物理层回环),这会将发送数据直接回环到接收端,无需外部硬件。
    • 生成 IP 核和 example design。
  • 步骤 2: 修改 example design 实现回环
    • example design 默认包含回环逻辑。打开顶层文件(如 aurora_64b66b_exdes.v),确保 framegenframecheck 已连接。
  • 步骤 3: 仿真和验证
    • 使用 Vivado Simulator 运行仿真:
      1. 添加测试激励(如复位和时钟信号)。
    • 预期结果:
      • channel_up 信号变为高电平,表示链路建立。
      • framegen 生成数据,framecheck 显示错误计数为 0,表示回环成功。
  • 步骤 4: 下载到硬件
    • 使用 FPGA 开发板:
      1. 添加约束文件,分配引脚(如 GT 收发器引脚)。
      2. 生成 bitstream 并下载。
      3. 通过 UART 或 ILA(Integrated Logic Analyzer)监控信号,验证回环数据。

仿真脚本示例:

initial begin reset = 1'b1; #100 reset = 1'b0; // 释放复位 // 监控 channel_up 和 err_count end 

关键回环逻辑示例:

// 在顶层模块中,连接发送和接收 assign rx_data = tx_data; // 简单数据回环(仅用于仿真) // 或使用 IP 核的回环控制 assign loopback = 3'b001; // 设置回环模式 
7. 常见问题及提示
  • 调试提示
    • 如果 channel_up 不拉高,检查时钟和复位信号。
    • 错误计数高?检查数据对齐或 CRC 设置。
  • 资源:参考 Xilinx UG576(Aurora 64B/66B 用户指南)获取更多细节。

帮助初学者应能轻松调用 Aurora 64B/66B IP 核,实现编码、译码和传输回环功能。example design 中的 framegen 和 framecheck 模块简化了测试过程,帮助快速验证设计。

Read more

NewStarCTF2025-Week1-Web

NewStarCTF2025-Week1-Web

可能是第一周大佬们都不屑于打吧哈哈哈 简单写下 web 的 1、multi-headach3 结合题目暗示,存在robots.txt 访问hidden.php但是发现被重定向到了index.php 看一下详细的包: Flag 在响应头 2、strange_login 考察sql注入的万能密码 Payload: 用户名:1'or 1# 密码可以随便输 登录成功即可看到 flag 3、宇宙的中心是php 右键、F12、ctrl+U这些都被禁用 通过开发人员工具打开 看到注释:<!-- s3kret.php --> 访问s3kret.php Intval特性的绕过 该函数的原型: int intval ( mixed $var

速通前端篇 —— HTML

速通前端篇 —— HTML

找往期文章包括但不限于本期文章中不懂的知识点: 个人主页:我要学编程程(ಥ_ಥ)-ZEEKLOG博客 所属专栏:速通前端 目录 HTML的介绍 如何创建HTML文件 HTML 文件基本结构 HTML常用标签 title标签   标题标签 h1-h6  段落标签 p 换行标签 br 图片标签 img  超链接 a 表格标签 table 表单标签 input 标签 form 标签  select 标签 textarea 标签  无语义标签 div&span 列表标签  综合练习:用户登录  由于我们Java是属于后端开发的,因此对于前端部分,我们只需要简单了解,达到认识与编写基本的代码即可。  HTML的介绍 HTML(Hyper

MogFace人脸检测模型-WebUI开源可部署:MIT许可证+完整训练/推理代码公开

MogFace人脸检测模型-WebUI开源可部署:MIT许可证+完整训练/推理代码公开 想不想拥有一个能精准识别各种人脸的AI助手?无论是光线昏暗的角落、戴着口罩的侧脸,还是拥挤人群中的模糊面孔,它都能一眼找出。今天要介绍的MogFace人脸检测模型,不仅精度高、速度快,更重要的是它完全开源,附带完整的WebUI界面,让你在10分钟内就能搭建起自己的专业人脸检测服务。 1. 为什么选择MogFace? 在开始动手之前,我们先聊聊为什么MogFace值得你花时间。市面上的人脸检测工具不少,但MogFace有几个硬核优势,让它脱颖而出。 1.1 开源自由,没有后顾之忧 MogFace采用MIT许可证开源,这意味着你可以: * 免费商用:无论是个人项目还是商业应用,都不用担心授权费用 * 随意修改:源代码完全开放,你可以根据需求定制功能 * 自由分发:可以集成到自己的产品中,无需额外授权 很多AI模型要么闭源,要么有复杂的商业限制。MogFace的MIT许可证给了开发者最大的自由度,这也是它能在GitHub上获得高星关注的重要原因。 1.2 精度高,稳定性好 Mog

GitHub 热榜项目 · 日榜精选(2026-01-08) | claude-mem、googletest、web-check等 | AI Agent、Web 分析、开发工具等

GitHub 热榜项目 · 日榜精选(2026-01-08) | claude-mem、googletest、web-check等 | AI Agent、Web 分析、开发工具等

🌟 GitHub 热榜项目 · 日榜精选(2026-01-08) | AI Agent、Web 分析、开发工具 🌟 📅 热榜时间:2026-01-08 🏷️ 核心标签:#GitHub #开源项目 #AI #Agent #开发工具 #效率工具 📊 统计摘要:本次共收录热门开源项目 10 个 | 榜单类型:日榜趋势 🎯 本期热点趋势洞察概述 当前 GitHub 实时热榜主要集中在 AI Agent 工程化 与 开发效率工具 两大方向: * Claude / AI Agent 相关项目持续升温,围绕「记忆系统、自动推理、工程落地」展开; * 网站分析、系统增强、公共 API 等实用型工具长期占据榜单; * 成熟基础设施项目(protobuf、