FPGA光通信2——Aurora 64B/66B的开发使用

FPGA光通信2——Aurora 64B/66B的开发使用

可参考GZH:小蘇的FPGA

        FPGA光通信的开发过程中,最简便的方式为Aurora 64B66B,开发人员无需关注2bit同步头,加解扰等过程,开放给开发人员的主要是AXI-Stream用户数据接口。

        Aurora是一款可扩展的轻量级、高数据速率链路层高速串行通信协议,支持全双工或单工,支持64B/66B,8B/10B编码。

一、Aurora 64B/66B使用介绍

        该核的使用架构主要如下:借助xilinx 核,开发人员可根据用户接口实现多通道间的光通信。最大支持16lane。

1.1 、IP核的介绍

        参考PG074, 该核的内部结构如下:

        其中,Lane logic:每个GT收发器由一个lane逻辑模块实例驱动,初始化每个收发器,处理控制字符的编解码,并执行错误检测。

        Global logic: 全局逻辑模块执行通道绑定以进行通道初始化。在运行过程中,该通道跟踪Aurora 64B/66B协议定义的Not Ready空闲字符,并监控所有通道逻辑模块的错误。

        RX user interface: AXI4-Stream接收用户数据从通道移动到应用程序,并执行流控制功能。

        TX user interface: AXI4-Stream发送用户数据从应用程序移动到通道,并执行TX的流量控制功能。

1.1.1、接口

        IP核如下(不同版本界面有差异,但含义相同):

        主要的接口信息如下,具体含义可查看PG074。

        用户数据接口:USER_DATA_S_AXIS_TX(数据发送)、USER_DATA_M_AXIS_RX(数据接收)

        GT BANK管脚:GT_SERIAL_RX、GT_SERIAL_TX、REFCLK

        控制接口:CORE_CONTROL(回环模式等)

        控制接口:CORE_STATUS

        重配置端口:GT_DRP(比如动态切换线速率场景)

        剩下的为复位、时钟接口:

        INIT_CLK:初始化时钟,来源不同于GT BANK;

        USER_CLK/SYNC_CLK:用户时钟,LineRate × LaneNum x (64/66)/LaneWide,其中USER_CLK为用户收发数据时钟;

        pma_init和reset_pb:复位信号,后文介绍。

       时钟关系如下:

1.1.2 、复位

        复位接口为pma_init和reset_pb,高电平复位释放前要求INIT_CLK和REFCLK保持稳定;先释放pma_init(gt_reset),后释放reset_pb(reset),reset_pb的释放同步于USER_CLK,pma_init复位信号同步于INIT_CLK。

        pma_init的复位会重置收发器的所有物理编码子层(PCS)和物理介质附件(PMA)子组件,即会先复位高速收发器,后复位内核逻辑。而reset_pb只会复位内核逻辑,不会复位底层的高速收发器。先释放pma_init,后释放reset_pb。

        不同模式下,复位时序不一样,本文只介绍双工模式的复位时序:上电阶段复位、其他复位。

        双工模式下的正常复位时序如上图所示,先把reset_pb拉高128个时钟周期,然后再拉高pma_init一段时间。之后先拉低pma_init,最后拉低Reset_pb信号。

        如下图所示:双工模式下reset_pb拉高的最短时间为128个user_clk周期。经过一段时间后,channel_up被拉低,表示传输通道建立失效。

        

        如下图所示:双工模式下的pma_init(gt_reset)复位时序,pma_init至少拉高128个init_clk周期。经过一些时钟周期后,user_clk会暂停产生时钟(因为user_clk的时钟来源是GT收发器txoutclk,pma_init复位从底层的物理层复位)。随后拉低channel_up信号,表示传输通道建立失效。

1.1.3 、初始化

        初始化过程如下:

        Lane up表示通道中的哪些通道已完成通道初始化。仅当所有通道和内部逻辑完成整个初始化过程后,channel_up才会被拉高。Aurora 64B/66B内核可以在Channel_up拉高之前接收数据,但Channel_up拉高之前不能发送数据,可把Channel_up取反用作全双工模式下发送端的复位信号。

1.1.4 、控制及状态接口

        loopback:      回环模式,实际使用一般接到0;

        000:normal;001: Near-end PCS Loopback;010: Near-end PMA Loopback;100: Far-end PMA Loopback;110: Far-end PCS Loopback

        power down: 高电平有效。当其为高时,GT会进入非工作、低功耗的模式。使用的时一般直接拉低。

        pll_not_locked 接 ~pll_locked ;

        lane_up:        "1”状态指示各通道初始化成功,每位代表一个通道

        channel_up:  “ 1”状态指示通道初始化完成,通道已准备好进行数据传输

        hard_err:       主要是硬件类错误

        soft_err:        主要是软件类错误

        frame_err:     当前通道帧协议错误

1.1.5 、数据接口

        该核支持两类数据接口:

        Framing接口:在AXI4-Stream的基础上IP核自动加入帧头、帧尾,并在固定时间内完成时钟补偿,但是会降低传输效率和使用较多资源。

        Streaming接口:简化的AXI4-Stream接口,只有数据有效、握手和数据信号,此种方式传输效率高,但无法保证传输的准确性。

           本文只介绍Frame类型接口,即用户接口类型为AXIS模式。由于64B/66编码,aurora的设计上在发送端需要ready信号握手。发送端用户只需要在发送、接收双方完成握手后,即可发送数据,通信双方均可通过握手信号来反压对方;接收端用户仅需要在valid信号有效时从总线上拿数据即可

        当s_axi_tx_tready反压与s_axi_tx_tvalid握手成功后,即可发送数据,使用s_axi_tx_tlast来表示当前发送最后一个数据,s_axi_tx_tkeep来表示最后一个数据的有效字节。

        接收数据:当m_axi_rx_tvalid为高时,接收的数据是有效数据,可以拿来用了,m_axi_rx_tkeep与m_axi_rx_tlast的用法与发送端对应的信号一致。

1.2 IP核配置

        根据本人开发板原理图配置如下:

    GT Refclk :GT参考时钟,板子时钟为156.25Mhz

    Lane Rate : 以10.3125Gbps作为测试

    INIT clk    :初始化时钟,根据工程自行选择设计

    GT位置及lane数目:根据板子原理图设计

    Dataflow Mode:选择全双工

    Interface:Framing类型

    流控:不使用

        little Ednian support:小端数据(小端:[15:0] 大端:[0:15])

        动态重配置接口类型

        Debug信号

        CRC功能

        Shared Logic:设置IP的逻辑放置的位置,如果GT REFCLK没被别的serdes使用,两种模式都行,否则建议In example design模式。

         In core:在IP核内:support、复位、时钟等逻辑包含在ip内

         In example design:在例子中,support、复位、时钟等逻辑都在ip外

1.3 参考例子

        主要参考support、复位、时钟的使用。

        support模块:包含了对时钟、复位、IP等的例化处理等一系列操作;在应用中此部分可不需要修改。

        frame_gen数据生成模块,采用LFSR的方式生成伪随机序列;在实际工程中替换为自己的数据模块即可。

        frame_check数据检验模块,对接收的数据进行检验以验证传输的正确性;在实际工程中替换为自己的数据模块即可。

二、工程设计、测试

2.1 、工程设计

        按照上述配置的上进行设计,收发数据流程为,当Channel_up拉高后,可通过VIO使能控制data_test_module测试数据模块产生测试数据。

        data_test_module:当FIFO非空时写入递增数据,根据AXIS接口的ready反压信号读FIFO到Aurora IP核。

2.2 、仿真测试

        对上述工程进行自回环收发仿真测试:

        初始化及收发过程:

        复位关系、状态信号:

        发数据:ready和valid

        收数据主要关注data、valid、last、keep等信号。

2.3 、上板测试

        通过VIO使能控制data_test_module测试数据模块产生测试数据。

        接收到的数据:与发送数据一一对应。

三 、 总结

        有需要代码的请私聊。

可参考GZH:小蘇的FPGA

FPGA实现Aurora光通信应用(8B/10B)

UltraScale/+ FPGA实现万兆网的两种方式:GT核、10G Ethernet Subsystem核

FPGA实现100G UDP通信

FPGA 40G/50G Ethernet Subsystem核的使用

FPGA实现千兆网UDP协议(含ARP、ICMP)

JESD204B的使用系列——3、DAC的应用(AD9164 9.6GSPS)

JESD204B的使用系列——2、协议及ADC的应用(AD9689)

JESD 204B的使用系列—1、时钟芯片的应用

FPGA外挂存储器应用3——NVMe协议 M.2硬盘的读写功能测试

Read more

社交平台内容治理利器:Qwen3Guard-Gen-WEB快速接入方案

社交平台内容治理利器:Qwen3Guard-Gen-WEB快速接入方案 你是否经历过这样的深夜告警? 凌晨两点,社交App后台突然涌入上千条用户举报——不是因为功能崩溃,而是AI助手在回复中无意间生成了一段含地域暗示的调侃; 上线三天的多语言评论摘要功能被紧急下线,只因模型将一句方言俚语误判为仇恨言论,导致大量正常UGC被错误拦截; 更棘手的是,法务团队反复追问:“这个审核结果能向监管机构解释清楚吗?有没有可追溯的判定依据?” 这不是个别案例,而是当前千万级社交平台在接入AIGC能力时普遍面临的“安全信任赤字”。传统内容审核系统像一把生锈的筛子:漏掉隐性风险,又卡住正当表达。而Qwen3Guard-Gen-WEB的出现,让这个问题有了真正轻量、透明、开箱即用的解法。 它不依赖复杂API网关,不强制改造现有架构,甚至不需要写一行新代码——只需一次镜像部署,点击网页按钮,就能让团队运营同学自己完成首次安全测试。本文将带你从零开始,15分钟内完成Qwen3Guard-Gen-WEB的本地验证与业务集成,重点讲清:怎么用、为什么快、哪些场景最值得先上、以及最容易踩的三个坑。 1. 什

Clawdbot汉化版开发者友好:RESTful API+Webhook+SDK全栈接入文档

Clawdbot汉化版开发者友好:RESTful API+Webhook+SDK全栈接入文档 Clawdbot 汉化版现已正式支持企业微信入口,这意味着你不仅能在 WhatsApp、Telegram、Discord 中与 AI 助手无缝对话,还能将智能服务深度集成进国内最主流的企业协作平台——企业微信。无需额外开发中间层,开箱即用的标准化接入能力,让团队内部知识问答、客服响应、流程自动化真正落地。 Clawdbot 就是一个你可以随时跟 AI 对话的智能助手,就像 ChatGPT 一样,但是: 在微信里就能用(支持 WhatsApp、Telegram、Discord、企业微信等) 完全免费(使用你自己的 AI 模型,不依赖云端 API) 数据隐私(所有聊天记录、会话状态、配置文件均存储在你本地服务器) 24 小时在线(开机自动启动,断网不中断,无外部依赖)

一个完整的车辆监控管理系统,包含后端API、Web管理后台和移动端应用

一个完整的车辆监控管理系统,包含后端API、Web管理后台和移动端应用

引言 本项目是一个专业的车辆监控管理系统,主要用于银行贷款车辆的实时监控和管理。系统采用前后端分离架构,包含: * 🚀 后端服务: Spring Boot + MySQL/H2 * 💻 Web管理后台: Vue.js + Element Plus * 📱 移动端应用: uni-app(支持H5/小程序/APP) 一、项目背景及简介 1.1 项目背景 随着汽车金融业务的快速发展,银行及金融机构在车辆抵押贷款业务中面临日益严峻的风险管理挑战。传统的车辆监管方式依赖人工巡检和定期核查,存在效率低下、监管盲区多、响应不及时等问题。特别是在车辆抵押贷款场景下,贷款机构需要对抵押车辆进行24小时不间断监控,确保资产安全,防范车辆被盗、私自转移等风险。 1.2 项目简介 本车辆监控管理平台是一套专为金融行业设计的智能化车辆监控解决方案。系统通过集成GPS定位设备、实时数据采集、智能报警机制和可视化管理系统,实现对抵押车辆的全程实时监控、位置追踪、异常预警和数据分析。平台采用现代化的前后端分离架构,支持Web端和移动端多平台访问,为银行、融资租赁公司、

2026 年九大最佳开源 Web 服务器盘点

自 1991 年首个 Web 服务器诞生以来,其生态发展已日趋成熟与多元化。曾经 Apache 一枝独秀的时代早已过去,如今开发者与运维工程师可以根据性能、安全、易用性等不同维度,从众多优秀的开源方案中择优而用。 本文将基于长期的技术趋势与稳定性,盘点在 2026 年依然值得关注和部署的八大开源 Web 服务器,并按照当前的主流适用场景进行排序与解析,同时附上各项目的官方网站,以适应更合适的技术选型。 1. Nginx 一款高性能、高并发的开源 Web 服务器,同时也常被用作反向代理、负载均衡器和 API 网关。以其低资源占用、出色的扩展能力与高并发处理能力著称,经过优化后每秒可处理数十万请求,CPU 占用仍保持低位,因此尤其适合高流量网站。 特点:支持 HTTP/HTTPS/HTTP/2、SSL/TLS、虚拟主机、URL 重写、负载均衡等。