【FPGA入坑指南第二章】安装vivado/vitis2023.1软件

【FPGA入坑指南第二章】安装vivado/vitis2023.1软件

本栏目的初心

降低FPGA的门槛,让所有对FPGA感兴趣的,之前望而却步的朋友也能上手玩一玩,体验一下FPGA的世界。【本栏作者贯彻“先进入再深入”的中心思想】

引文

简介

Vivado和Vitis是Xilinx(现为AMD的一部分)推出的两款核心软件工具,它们在FPGA和SoC(系统级芯片)设计中占据着重要地位。这两款软件的推出代表了Xilinx在数字设计领域的持续创新与发展,并且逐步取代了早期的ISE和SDK工具套件。

ISE和SDK的历史背景

在Vivado和Vitis推出之前,Xilinx的ISE(Integrated Software Environment)是FPGA设计的主要开发环境。ISE主要用于Xilinx早期的FPGA系列,如Spartan和Virtex系列。ISE支持从RTL设计、综合、布局布线到生成比特流文件的整个设计流程,但其在时序优化、设计复杂度和开发效率方面逐渐暴露出一些局限性,尤其是对于更高端的FPGA系列和复杂的系统设计。

为了应对更高复杂度的设计需求,Xilinx在2012年推出了Vivado Design Suite,旨在替代ISE并为更先进的FPGA系列(如7系列、UltraScale和UltraScale+)提供支持。Vivado引入了许多创新的设计优化技术,显著提高了开发效率和硬件性能。

同时,Xilinx还推出了SDK(Software Development Kit),用于嵌入式系统的软件开发。SDK主要面向基于Zynq系列FPGA的嵌入式设计,支持操作系统(如Linux)和裸机程序的开发,为开发者提供了全面的软件开发工具和调试支持。随着系统级设计的复杂性增加,SDK与Vivado配合使用,帮助开发者实现硬件与软件的协同开发。

Vivado与Vitis的诞生

Vivado和Vitis的推出代表了Xilinx从传统的硬件设计向更高层次应用开发的转变。Vivado继承了ISE的硬件设计功能,并进一步扩展了支持高效时序优化和高级综合的能力,特别是在7系列和UltraScale FPGA上。与此同时,Vitis作为新一代开发平台,不仅集成了Vivado的硬件设计功能,还增加了对软件开发、AI加速和系统级应用的支持,满足了嵌入式系统开发、AI推理、机器学习等多样化应用的需求。

总的来说,Vivado和Vitis的推出标志着Xilinx在FPGA和SoC开发工具方面的一次重要升级,克服了ISE和SDK时代的局限性,为开发者提供了更高效、更灵活的设计体验,推动了FPGA技术在多个领域的应用。

Vivado/Vitis软件安装

1.查看磁盘的空间是否充足,需要预留200G空间进行安装。

2.选好需要装软件的磁盘(尽量避免选C盘),创建xilinx2023.1文件夹作为安装目录

3.保存百度云安装包或者官网安装包到刚刚创建的xilinx2023.1这个文件夹

4.解压Xilinx_Unified_2023.1_0507_1903这个包,并打开找到xsetup.exe文件双击打开

5.进入安装引导界面第一页,点击NEXT

6.因为我们入坑指南针对的是ZYNQ系列,所以安装的时候选择Vitis选项(不是SOC板子可以选择下面的vivado选项),然后NEXT

7.器件的资源包,这里可以根据自己选择(用哪个器件选哪个资源避免浪费磁盘空间),作者这里磁盘够用就全选了,点击NEXT。

8.同意所有相关条款,NEXT

9.选择刚刚创建的xiinx2023.1文件路径,NEXT,点击Install进行安装

10.进过漫长的等待进度拉满

11.弹出以下对话框证明软件已经安装完成

12.打开软件对软件施展一点magic,点击左上角Help找到License选项

13.跟着图片依次找到load License — copy License — xxx.lic,然后点击打开。

14.确认magic生效,关闭窗口。

15.开始你的FPGA入坑之旅

作者不会按照常规思路让想入坑FPGA的朋友们,先精通Vrilog语法再熟悉软件,等到都精通人已经失去学下去的兴趣和动力了。我的想法是在实践中探索,先玩起来然后产生新奇的想法,修改代码实现功能获得正反馈。长此以往下去!你必成旷世奇才

如安装遇到问题或者需求其他VIVADO版本安装包可以评论区讨论

【本栏都是个人观点,抬杠就是你对】

Read more

探索未来教育,VR科普学习机赋能新课堂

探索未来教育,VR科普学习机赋能新课堂

随着人工智能、大数据与虚拟现实等技术的飞速发展,传统的科普教育方式正在悄然发生变革。相比于枯燥的图文资料或生硬的课堂讲解,沉浸式、交互性强的VR科普学习机,正成为学校、科技馆、社区科普中心等机构首选的“新型科教工具”。 这款结合虚拟现实与科普教育内容的智能设备,不仅打破了时间与空间的限制,更让抽象难懂的科学原理“活”了起来,让孩子们在身临其境的沉浸体验中,自主探索知识、激发兴趣、提升理解。 一、什么是VR科普学习机 VR科普学习机是一种以虚拟现实技术为核心的互动式学习终端,配备高清VR头显、交互控制器、体感识别系统等模块。通过搭载丰富的科普教育内容,用户可以“亲自走进”三维世界,与知识内容深度互动。 与传统科普展示方式相比,VR学习机让学习者“看得见”“摸得着”“听得懂”,有效提升学习的参与度和吸收效率,特别适合青少年科普启蒙和兴趣引导。 二、VR科普学习机的五大核心优势 1. 沉浸式体验,激发学习兴趣 通过高沉浸度的VR环境,学习者仿佛置身宇宙星河、火山内部或微观细胞之中,不再是被动接受知识,而是在探索中自发学习,极大激发求知欲与探索欲。 2. 内容广泛,

【FPGA实战】基于AD7606的8通道高速同步采集系统设计与Verilog实现(附完整源码)

前言:为什么AD7606是工业数据采集的“黄金标准”? 在工业控制、电力监测、医疗设备、雷达信号处理等高精度多通道数据采集场景中,ADI公司的AD7606几乎成了行业标配。它是一款16位、8通道、真差分输入、同步采样ADC,最高支持200 kSPS采样率,内置抗混叠滤波器和可编程增益,极大简化了前端模拟电路设计。 而如何用FPGA高效驱动AD7606,并实现稳定可靠的数据读取?这正是本文要深入剖析的核心问题。 今天,我们将从FPGA开发专家的视角,手把手带你构建一个高性能、低延迟、可调试的AD7606采集系统。无论你是刚入门FPGA的新手,还是正在攻坚项目的资深工程师,这篇文章都将为你提供极具价值的参考。 第一章:系统架构概览 —— 从需求到顶层设计 1.1 AD7606关键特性回顾 * 8通道同步采样(CH0~CH7) * 16位分辨率,±5V或±10V输入范围(由RANGE引脚控制) * 并行/串行输出模式(本设计采用串行SPI模式) * CONVST A/B:启动A组/B组转换(可独立或同时触发) * BUSY:

WiFi模块AT指令全解析和智能家居APP制作

1.WiFi的常用AT指令顺序: 1):AT+RST---模块重启指令 2):AT+CWMODE---设置工作模式        1. STA(Station,工作站)模式,在此模式下,WiFi模块可以接入附近其他的网络。 2. AP(路由器)模式,在此模式下,WiFi可以主动建立一个网络(类似于手机开设热点)。 3. AP+STA 混合模式,类似于手机既连入附近的路由器,也自己开热点。示例:AT+CWMODE=1 3)AT+CWJAP="K80","123123123"---连接附近的路由器:      若成功连接,出现        4)AT+CWQAP---WIFI模块断开与路由器的连接       通常WIFI端口连接后,会提示       5)

ROS1机器人SLAM系列(四):Gmapping算法详解与实战

ROS1机器人SLAM系列(四):Gmapping算法详解与实战 本文将深入讲解Gmapping算法的原理,并通过实战演示如何使用Gmapping进行2D激光SLAM建图。 1. Gmapping算法简介 1.1 什么是Gmapping? Gmapping是一种基于**粒子滤波(Rao-Blackwellized Particle Filter, RBPF)**的2D激光SLAM算法。它由Giorgio Grisetti等人于2007年提出,是ROS中最经典、应用最广泛的SLAM算法之一。 主要特点: * 基于粒子滤波的概率框架 * 适用于2D激光雷达 * 需要里程计信息 * 实现成熟,稳定可靠 * 适合中小规模室内环境 1.2 算法流程概述 Gmapping算法流程 里程计数据 运动预测 Motion Model 粒子集合更新 激光雷达数据 扫描匹配 Scan Matching 观测更新 Sensor Model 粒子权重计算 重采样 Resample 地图更新 2. 核心算法原理